# Σχεδιασμός Συστημάτων VLSI

## Εργαστήριο 4





Μπορείτε να δείτε την τελευταία έκδοση του Project <u>εδώ</u> ή σκανάροντας τον κωδικό QR που βρίσκεται στην επικεφαλίδα.

# Περιγραφή Αναφοράς

Παρακάτω παραθέτω τις απαντήσεις μου στην "4η Εργαστηριακή Άσκηση" του μαθήματος "Σχεδιασμός Συστημάτων VLSI" καθώς και σχόλια τα οποία προέκυψαν κατά την εκπόνηση της.

# Περιεχόμενα

| 1. | Άσκηση 1                                     | 2 |
|----|----------------------------------------------|---|
|    | 1.1.Πειραματισμός με την Μέγιστη Καθυστέρηση | 2 |
|    | 1.2.Διαφορετικοί τρόποι compilation          | 2 |
| 2. | Άσκηση 2                                     | 3 |
|    | 2.1.RCA με καταχωρητές                       | 3 |
|    | 2.2.RCA με Pipeline                          | 3 |
|    | Ανάλυση area-report, με και χωρίς retime.    | 4 |
| 3. | Άσκηση 3                                     | 5 |
|    | 3.1.Σύνθεση του Accumulator                  | 5 |
|    | 3.2.Σύνθεση του Vending Machine              | 5 |
| 4. | Άσκηση 4                                     | 6 |
|    | Εξομοίωση Κυκλώματος                         | 7 |
|    | Σύνθεση Κυκλώματος                           | 8 |

# Απαντήσεις

### Άσκηση 1

#### 1.1. Πειραματισμός με την Μέγιστη Καθυστέρηση

Έγιναν 4 δοκιμές με χρόνους 0, 50, 200, 10000. Σε όλες τις περιπτώσεις χρησιμοποιήθηκε "compile\_ultra". Μπορείτε να βρείτε τα αντίστοιχα scripts στον κατάλογο "my\_scripts", με όνομα "ex\_1\_1\_(καθυστέρηση).tcl".

Παρατηρούμε τις εξής διαφορές μεταξύ των διαφορετικών χρόνων:



|                   | 0       | 50      | 200     | 10000   |
|-------------------|---------|---------|---------|---------|
| Total Area        | 49.2221 | 38.0246 | 19.8288 | 19.8288 |
| Data Arrival Time | 48.77   | 58.03   | 189.53  | 189.53  |

#### 1.2. Διαφορετικοί τρόποι compilation

Μπορείτε να βρείτε τα αντίστοιχα scripts στον κατάλογο "my\_scripts", με όνομα "ex\_1\_2\_200\_(compile command).tcl".

Τα αποτελέσματα μας φαίνονται παρακάτω:

|            | compile | compile_ultra |
|------------|---------|---------------|
| Total Area | 25.8941 | 19.8288       |

Μας γίνεται ξεκάθαρη η διαφορά μεταξύ "compile" και "compile\_ultra".

Συγκρίνοντας τα netlist που παράγονται, βλέπουμε επίσης, ότι το "compile\_ultra" έχει κάνει τον σχεδιασμό μας μη ιεραρχικό, για να κάνει όλες τις δυνατές απλοποιήσεις.

### 2. Άσκηση 2

#### 2.1. RCA με καταχωρητές

Μπορείτε να βρείτε τον σχεδιασμό μας εδώ:



Σύμφωνα με το timing\_report, το data arrival time είναι 43.73. Άρα η μέγιστη συχνότητα είναι:  $\frac{1}{43.73}\approx 0.0228$ 

Μπορείτε να βρείτε τα αντίστοιχα scripts στον κατάλογο "my\_scripts", με όνομα "ex\_2\_1\_(compile command).tcl".

#### 2.2. RCA με Pipeline

Η λογική μας για την παραγωγή του σχεδιασμού φαίνεται στο παρακάτω σχηματικό:



Μπορείτε να βρείτε τα αντίστοιχα scripts στον κατάλογο "my\_scripts", με όνομα "ex\_2\_2\_(retime option).tcl".

Μπορείτε να βρείτε τον σχεδιασμό μας εδώ:

### rca\_pipelined.v

#### Ανάλυση area-report, με και χωρίς retime.



|                   | Χωρίς Retime | Mε Retime  |
|-------------------|--------------|------------|
| Total Area        | 154.198079   | 166.095359 |
| Data Arrival Time | 31.85        | 30.80      |

## **3.** Άσκηση 3

#### 3.1. Σύνθεση του Accumulator

Επειδή το presto μόνο που δεν με έφτισε για τον δικό μου accumulator, χρησιμοποίησα τον δικό σας.

|                   | Accumulator |
|-------------------|-------------|
| Total Area        | 214.850880  |
| Data Arrival Time | 32.76       |

### 3.2. Σύνθεση του Vending Machine

|                   | Vending Machine |
|-------------------|-----------------|
| Total Area        | 37.324800       |
| Data Arrival Time | 34.07           |

#### 4. Άσκηση 4

Παραθέτω το FSM που χρησιμοποιήθηκε για την δημιουργία του κυκλώματος.



START

x\_sel:1
y\_sel:1
x\_keep:1
y\_keep:1
x\_ld:0
y\_ld:0
data\_en:0

<u>LOAD</u> x\_ld : 1 y\_ld : 1

X GT Y

x\_sel: 0
y\_sel: 0
x\_keep: 0
y\_keep: 1
x\_ld: 0
y\_ld: 0

X\_EQ\_Y data\_en:1 x\_ld:0 y\_ld:0 X LT Y

x\_sel: 0
y\_sel: 0
x\_keep: 1
y\_keep: 0
x\_ld: 0
y\_ld: 0

Μπορείτε να βρείτε τις περιγραφές των δύο modules, πατώντας τα κουμπιά παρακάτω:

gcd\_dataflow.v

gcd\_fsm.v

Να σημειωθεί ότι έχει γίνει η παραδοχή ότι το κύκλωμα δεν γίνεται να πάρει σε μόνο μια είσοδο από τις x και y για τιμή το 0. Αν θέλαμε να προστεθεί αυτή η ικανότητα, φτάνει ένα δέντρο από πύλες and που θα εξετάζει αν όλα τα ψηφία του x και του y είναι μηδέν, και να μας ενημερώνει κατευθείαν ότι υπάρχει error.



Η μόνη προσθήκη που χρειαζόμαστε στο υπάρχον σχήμα είναι να προσθέσουμε άλλον έναν πολυπλέκτη εκατέρωθεν ώστε να γίνεται να κρατήσουμε την τιμή των μεταβλητών πριν γίνει η αφαίρεση. Η έξοδος των καινούργιων πολυπλεκτών οδηγεί την είσοδο μηδέν των υπαρχόντων. Ελέγχονται από το σήμα keep\_y και keep\_x αντίστοιχα.

#### Εξομοίωση Κυκλώματος

Το κύκλωμα ελέγχεται ενδελεχώς για όλες τις δυνατές εισόδους από το "gcd\_tb", το οποίο εξάγει τα αποτελέσματα για όλες τις εισόδους σε μορφή κυματομορφής (results\_gcd/gcd.vcd), αλλά και σε απλή μορφή πράξης-αποτελέσματος (results\_gcd/gcd\_results.txt). Η δεύτερη μορφή ελέγχεται μέσω του "src/4/test\_gcd\_results", το οποίο τελικά μας επιβεβαιώνει αν το κύκλωμα μας λειτουργεί σωστά ή όχι.

```
[vlsi2_2023_7@dagobah lab4]$ make ex4_sim
    vcs -full64 -q -debug_access+all -timescale=10ns/1ns -v2005 qcd_tb -o zitoumeno4
  Doing common elaboration
   1 module and 0 UDP read.
make[1]: Entering directory '/home/vlsi2_2023_7/lab4/csrc'
make[1]: Leaving directory '/home/vlsi2_2023_7/lab4/csrc'
make[1]: Entering directory '/home/vlsi2_2023_7/lab4/csrc'
     ../zitoumeno4 up to date
  make[1]: Leaving directory '/home/vlsi2_2023_7/lab4/csrc'
    ./zitoumeno4
     Chronologic VCS simulator copyright 1991-2022
  Chronologic VCS simulator copyrights 1.52 control of the control o
                                                                             VCS Simulation Report
   Time: 266860560 ns
  CPU Time: 4.700 seconomics 4.700 seconom
                                                                                              4.700 seconds;
                                                                                                                                                                                                                                            Data structure size:
   python3 src/4/test_gcd_results.py ./results_gcd/gcd_results.txt
               The test was succesful!. Μπράβο μωρή Φιλενάδα <3
Open results_gcd/gcd.vcd for the waveforms.
    [vlsi2_2023_7@dagobah lab4]$
```

## Σύνθεση Κυκλώματος

Το κύκλωμα μας είναι συνθέσιμο και δουλεύει χωρίς κανένα πρόβλημα σε ρολόι 130.

|                   | Vending Machine |
|-------------------|-----------------|
| Total Area        | 309.329275      |
| Data Arrival Time | 113.50          |